首页
文章归档
图库
瞬间
友链
关于我
1
MATLAB 2024a/b安装
2
PVE 安装飞牛fnOS核显直通 AMD-5800u
3
docker 安装bili-sync-rs 同步B站收藏夹
4
Serdes 学习笔记,锁相环(PLL)结构和原理(其一,Simple PLL)
5
Serdes 学习笔记,Serdes结构及原理
肆拾伍
累计撰写
58
篇文章
累计收获
43
个点赞
累计收获
18900
次访问
导航
首页
文章归档
图库
瞬间
友链
关于我
目录
肆拾伍
几时归去,做个闲人
分类
FPGA开发
Verilog设计:KR-FEC /FEC (2112,2080) 编解码实现
2025-12-07
8
0
0
24.8℃
FPGA开发
Verilog设计:简易的PCS模块66b同步设计
本文基于IEEE Std 802.3-2022 PCS 章节,介绍几种66b同步方法,处理位宽包括64bit数据到32bit数据,并给出一些优化方案。 整个简化流程可以表示为: 64bit输入数据->增加同步头->转换成64bit位宽数据-----> PMA tx ----->PMA rx ----
2025-12-03
21
0
0
26.1℃
FPGA开发
Verilog设计:分优先级的CPU访问接口协议设计
问题背景:模块A内部有一块RAM作为内部状态信息缓存,这个信息一方面需要被内部逻辑进行读写,一方面又需要被外部CPU总线读写,此时已经在模块A中分了时隙用于同时处理两个接口访问。现在模块B也需要对模块A中的RAM进行访问,并且优先级比CPU总线要高,因为外部CPU访问没那么紧急,都是可以挂起等待的。
2025-12-02
28
0
0
26.8℃
FPGA开发
紫光Logos 系列 FPGA 专用 RAM 模块(DRM) 用户指南
本系列文章为平时对FPGA手册的学习总结,希望能帮助大家理解手册,学会IP的使用。手册为网络收集,下载链接:Logos 系列 FPGA 专用 RAM 模块(DRM) 用户指南。 对于这个文档有任何疑问,可以在评论下留言,基本上我已经翻烂了,也不知道该讲些什么。
2025-07-12
67
0
0
30.7℃
FPGA开发
资源分享
UG902_安路科技PH1A系列FPGA ERAM用户手册
本系列文章为平时对FPGA手册的学习总结,希望能帮助大家理解手册,学会IP的使用。手册为网络收集,下载链接:UG902_安路科技PH1A系列FPGA ERAM用户手册。 写在前面:不吐不快,安路的这份手册是我见过最烂的器件手册,难想象这是经过评审的正式文档,到处都是信号/参数说明缺失,图/表对应不上
2025-07-09
161
0
0
40.1℃
阅读笔记
FPGA开发
资源分享
UG909_安路科技PH1A系列FPGA+SERDES用户手册
本系列文章为平时对FPGA手册的学习总结,希望能帮助大家理解手册,学会IP的使用。手册为网络收集,下载链接:UG909_安路科技PH1A系列FPGA+SERDES用户手册。
2025-07-09
178
0
0
41.8℃
FPGA开发
Serdes
资源分享
阅读笔记
MATLAB HDL Coder 开发入门
前言:本文属于历史项目,跨越的时间线非常长,从 2021 到 2024 年,主要涉及的版本有 MATLAB 2022a 和 MATLAB 2024a。有部分函数和代码都是继承的 2022a,现在我整理时用的 2024a,会发现 HDL Coder 工具箱在这两年变化挺大,新增了很多功能,手册也修改了
2025-07-02
224
0
0
46.4℃
HDL Coder
MATALB
FPGA开发
Verilog 实现不同类型的RAM
本文为个人的学习笔记,内容均为网络资料总结,价值有限~ 参考资料附在文后 RAM分类 RAM 按照功能可以分为 单端口RAM(SP),简单双端口RAM(SDP),真双端口RAM(TDP)。 按照底层实现可以分为 分布式RAM(DRAM),块RAM(BRAM),寄存器RAM(REG),有些器件也可以用
2025-04-04
134
0
0
37.4℃
FPGA开发
FPGA开发:亚稳态概述
原文链接:Metastability and Synchronizers: A Tutorial 本文为阅读后的总结,如有问题可以在评论区交流。 引言:什么是亚稳态? 电路中的亚稳态是指触发器或锁存器在输入信号变化时,其输出在一段时间内处于不确定状态的现象。这种状态既无法预测输出电平,也无法预测何时
2024-11-10
138
0
0
37.8℃
FPGA开发
FPGA 开发 异步复位同步释放
初学者可能无需关注同步复位还是异步复位,但当深入项目细节时,复位方式是一个不得不考虑的问题,特别是一个模块中存在多个时钟时,复位的方式决定了系统的稳定性甚至功能性。 关于同步复位和异步复位的介绍有空再补充。 一个简单的异步复位同步释放的例子如下: module async_reset_sync_re
2024-10-29
123
0
0
36.3℃
FPGA开发
上一页
下一页
1
2
弹