首页
文章归档
图库
瞬间
友链
关于我
1
MATLAB 2024a/b安装
2
PVE 安装飞牛fnOS核显直通 AMD-5800u
3
docker 安装bili-sync-rs 同步B站收藏夹
4
Serdes 学习笔记,CDR时钟恢复(其一,基本 CDR原理和结构)
5
Serdes 学习笔记,Serdes结构及原理
肆拾伍
累计撰写
60
篇文章
累计收获
225
个点赞
累计收获
26098
次访问
导航
首页
文章归档
图库
瞬间
友链
关于我
目录
肆拾伍
几时归去,做个闲人
标签
FPGA
Serdes 学习笔记,CDR时钟恢复(其一,基本 CDR原理和结构)
本系列文章为《High Speed Serdes Devices and Applications》的学习总结,素材主要取自教材,并附带一些自己的思考。原书下载链接:High Speed Serdes Devices and Applications.pdf. 时钟恢复(Clock Data Rec
2025-07-08
1039
0
4
135.9℃
阅读笔记
Serdes
MATLAB HDL Coder 开发入门
前言:本文属于历史项目,跨越的时间线非常长,从 2021 到 2024 年,主要涉及的版本有 MATLAB 2022a 和 MATLAB 2024a。有部分函数和代码都是继承的 2022a,现在我整理时用的 2024a,会发现 HDL Coder 工具箱在这两年变化挺大,新增了很多功能,手册也修改了
2025-07-02
310
0
0
55.0℃
HDL Coder
MATALB
FPGA开发
Serdes 学习笔记,锁相环(PLL)结构和原理(其二,CP PLL)
本系列文章为《High Speed Serdes Devices and Applications》的学习总结,素材主要取自教材,并附带一些自己的思考。原书下载链接:High Speed Serdes Devices and Applications.pdf。 为了克服Simple PLL(Type
2025-06-29
292
0
3
59.2℃
Serdes
阅读笔记
Serdes 学习笔记,锁相环(PLL)结构和原理(其一,Simple PLL)
本系列文章为《High Speed Serdes Devices and Applications》的学习总结,素材主要取自教材,并附带一些自己的思考。原书下载链接:High Speed Serdes Devices and Applications.pdf PLL(Phase-Locked Loo
2025-06-15
975
0
4
129.5℃
Serdes
阅读笔记
Serdes 学习笔记,Serdes结构及原理
本系列文章为《High Speed Serdes Devices and Applications》的学习总结,素材取自教材,并附带一些自己的思考。原书下载链接:High Speed Serdes Devices and Applications.pdf SERDES,全称 Serializer/D
2025-06-08
983
0
5
132.3℃
Serdes
阅读笔记
Serdes 学习笔记,高速接口原理
本系列文章为《High Speed Serdes Devices and Applications》的学习总结,素材取自教材,并附带一些自己的思考。原书下载链接:High Speed Serdes Devices and Applications.pdf 传输数据最简单的方式就是直接将不同芯片(Ch
2025-06-03
330
0
1
59.0℃
Serdes
阅读笔记
Verilog 实现不同类型的RAM
本文为个人的学习笔记,内容均为网络资料总结,价值有限~ 参考资料附在文后 RAM分类 RAM 按照功能可以分为 单端口RAM(SP),简单双端口RAM(SDP),真双端口RAM(TDP)。 按照底层实现可以分为 分布式RAM(DRAM),块RAM(BRAM),寄存器RAM(REG),有些器件也可以用
2025-04-04
174
0
2
45.4℃
FPGA开发
VSCode 配置Verilog 代码片段联想
个人笔记,没有参考价值~ 输入ctrl+shift+P,输入代码,选择插入代码片段。 选择verilog: 编辑json文件,以下为参考代码,可以根据自己需要修改: { "Verilog Module with Clock and Configurable Reset (Postedge Defa
2025-04-04
138
0
0
37.8℃
踩坑集
《UVM实战》运行第一个验证平台 STEP7
本篇为验证平台的最后一个环节,step by step 的最后一步,给平台添加测试用例。 项目地址:https://github.com/shirainbown/UVM-Step-by-Step/tree/master 我们理论上已经将平台完整搭建出来了,不过还存在一个问题,虽然平台能够发送激励并且
2025-01-07
110
0
0
35.0℃
FPGA验证
《UVM实战》运行第一个验证平台 STEP6
本文为验证平台添加了 sequence和sequencer两个组件,整个验证平台基本成型,文中并没有选择《UVM实战》2.4.3中的default_sequence 的方式,因为我在工作中也没有采用这种方式。 https://github.com/shirainbown/UVM-Step-by-St
2025-01-06
139
0
0
37.9℃
FPGA验证
上一页
下一页
1
2
3
弹